大型相控阵雷达的BIT设计

摘要

基于数字T/R的大型相控阵雷达有数千至数万个T/R(发/收)单元,设备量大、分系统多、LRU(外场可更换单元)多,对BIT的设计提出了很高的要求。本文介绍了基于数字T/R的大型相控阵雷达的BIT设计要求,在分析雷达系统结构的基础上,提出了BIT的测试项目和测试方式,给出了雷达主要分系统的BIT设计方法,提供了测试性指标的预计方法。BIT设计的主要特点是:一是在阵面BIT的设计中,接收通道的性能测试采用了协同设计的思想,它利用DBF分系统采集接收通道的输出数据,利用中央BIT进行指标分析;二是信号处理分系统中,主要利用BIT软件完成对CPU电路板的测试。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号