首页> 中文会议>2010微系统技术发展研讨会 >一种嵌入式10位2MS/s逐次逼近模数转换器

一种嵌入式10位2MS/s逐次逼近模数转换器

摘要

设计了一种10位2MS/s嵌入式逐次逼近结构ADC.为提高ADC精度,其中DAC采用电压和电荷按比例缩放混合结构,比较器使用了输入失调校准和输出失调校准技术.采用TSMC 0.18um 1P6M数字CMOS工艺进行流片验证,整个ADC核面积仅为0.9*0.6mm2.测试结果表明,在2MHz采样率、输入信号为180KHz正弦信号情况下,该ADC模块具有8.51位的有效分辨率,最大微分非线性为-1.6-+1.5LSB,最大积分非线性为-1.7-+1.5 LSB,而整个模块的功耗仅为1.2mW.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号