基于VPR算法的FPGA布局问题的研究

摘要

布局决定了FPGA基本逻辑块在芯片中的分布情况,是FPGA设计过程中重要的一环,一个好的布局能够缩短布线长度,减少信号时延,节约片上资源。本文介绍了通用FPGA布局算法VPR[8],并对其优化目标的局限性进行了分析,在此基础上提出并实现了一种综合考虑了布线长度和布局面积的多目标优化算法。新算法使用基于增量的面积代价计算方法,并将面积代价加入到模拟退火算法的代价函数之中.实验表明,在综合考虑了线路长度和布局面积后,面积代价减少了10%左右,具有良好的可用性。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号