首页> 中文会议>中国电子学会电路与系统学会第十九届年会 >基于多阈值技术的组合逻辑电路设计

基于多阈值技术的组合逻辑电路设计

摘要

在深亚微米CMOS电路中,漏电流功耗已经成为不可忽视的部分.降低电路漏电流功耗的一种有效方法是采用多阈值CMOS技术,它是通过接入高阈值MOS管来抑制低阈值模块电路的漏电流.根据多阈值CMOS电路设计原理,本文设计了多阈值组合逻辑电路,并将多阈值技术与冗余抑制技术结合起来,设计了基于多阈值CMOS技术的低功耗优先编码器.模拟结果表明所设计的多阈值优先编码器跟已有文献提出的冗余抑制优先编码器相比,可节省近19﹪的功耗,跟传统的优先编码器相比,可节省近49﹪的功耗.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号