首页> 中文会议>第十八届电子信息技术学术年会 >逐比特可变宽带SC-FDE解调器前端设计

逐比特可变宽带SC-FDE解调器前端设计

摘要

单载波频域均衡(SC-FDE)是一种能够有效抵抗多径传播的信号体制.为实现灵活码率可配置的解调器,对适合于SC-FDE体制的逐比特可变方法进行了解调前端设计.采用数字内插的方式实现了1~16倍符号速率的覆盖,且该实现方式与信号的具体调制体制无关.同时,进行了FPGA硬件实现,符号速率覆盖18.75Msps~300Msps范围.仿真分析给出,由于内插带来的解调器性能损失在0.5dB以内;同时,硬件测试表明解调器能够实现很好的性能指标.因此数字内插的方法能够很好的解决逐比特可变SC-FDE解调器的设计问题.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号