首页> 中文会议>第十八届电子信息技术学术年会 >125GHz非平衡二倍频器设计

125GHz非平衡二倍频器设计

摘要

本文介绍了一种基于阻性肖特基二极管芯片UMS DBES105a的125Hz非平衡二倍频器.电路设计中使用二极管三维电磁模型,将倍频器电路分为不同的功能部分进行设计,二极管采用了实阻抗匹配,以期简化设计.经过HFSS和ADS联合仿真,在17dBm的输入功率驱动下,该倍频器最低变频损耗为8dB,3dB带宽优于20GHz.最终测试得到该倍频器在125GHz处输出功率约为8.5dBm,当固定输入功率为17dBm时,测得的二倍频器的倍频效率优于5%.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号