一种运用于ADC中的两倍增益采样保持电路

摘要

设计一种用于流水式A/D 转换器的高性能低功耗采样保持电路。该电路采用全差分套筒式增益自举运算放大器和栅压自举电路,电路在TSMC 0.13um CMOS 工艺3.3V 电源下实现,静态功耗为7.7 mw,在奈奎斯特频率下采样频率为100MHZ,输入信号为10MHZ 时,达到96.3 dB的SFDR,有效位数达到13 位。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号