首页> 外文会议>2013 8th International Design and Test Symposium >Reducing random-dopant fluctuation impact on core-speed and power variability in many-core platforms
【24h】

Reducing random-dopant fluctuation impact on core-speed and power variability in many-core platforms

机译:减少多核平台中的随机掺杂波动对内核速度和功率可变性的影响

获取原文
获取原文并翻译 | 示例

摘要

In this paper, we propose a novel technique that uses multi-Vt design to reduce the impact of random process variation on delay and power in a many-core platform. Random variation is mostly attributed to the random-dopant fluctuation. The proposed technique reduces this fluctuation by lowering the dopant density and then compensating the threshold voltage using a footer transistor. The results show a reduction of the total standard deviation from 25% down to 17% using the proposed method.
机译:在本文中,我们提出了一种使用多Vt设计的新颖技术,以减少多核平台中随机过程变化对延迟和功耗的影响。随机变化主要归因于随机掺杂变化。所提出的技术通过降低掺杂剂密度,然后使用脚注晶体管补偿阈值电压来减小这种波动。结果表明,使用所提出的方法,总标准偏差从25%降低到17%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号