首页> 外文会议>German Microwave Conference >System Level Design Flow of CMOS Based Fully Integrated Envelope Tracking Modules for Power Amplifiers Targeting 4G LTE
【24h】

System Level Design Flow of CMOS Based Fully Integrated Envelope Tracking Modules for Power Amplifiers Targeting 4G LTE

机译:基于CMOS的系统级设计流程的基于CMOS的全集成包络跟踪模块,用于瞄准4G LTE的功率放大器

获取原文

摘要

Envelope Tracking (ET) system in itself is a complicated system comprising of many small sub-blocks. In this paper, we present a systematic design flow for designing an ET system and analyse some important aspects of implementation in bulk CMOS technology. Three tier ET system is introduced for analysis and respective simulation results are produced using SpectreRF(r).
机译:包络跟踪(et)系统本身是一个复杂的系统,包括许多小子块。在本文中,我们提出了一种用于设计ET系统的系统设计流程,并分析批量CMOS技术实施的一些重要方面。引入三层ET系统进行分析,并使用光谱(R)产生各自的仿真结果。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号