首页> 中文学位 >高速电路PCB的信号完整性和电源完整性仿真分析
【6h】

高速电路PCB的信号完整性和电源完整性仿真分析

代理获取

目录

封面

声明

中文摘要

英文摘要

插图索引

表格索引

符号对照表

缩略语对照表

目录

第一章 绪论

1.1研究背景

1.2国内外研究现状

1.3 本论文的研究内容

第二章 高速信号完整性的基本理论

2.1 高速电路基本理论

2.2 信号完整性噪声分析

2.3 电源完整性

2.4 本章小结

第三章 信号完整性和电源完整性仿真模型参数

3.1 Spice仿真模型原理与建模方法

3.2 IBIS仿真模型的原理和建模方法

3.3 散射参量S参数

3.4 眼图

3.5小结

第四章 电源完整性阻抗扫描仿真

4.1 解决高速电路开关噪声对于电源完整性的意义

4.2 目标阻抗扫描仿真

4.3 小结

第五章 电源完整性中的IR drop仿真

5.1 静态IR压降仿真

5.2 动态IR压降仿真

5.4 小结

第六章 总结和展望

6.1 研究结论

6.2 研究展望

参考文献

致谢

作者简介

展开▼

摘要

随着当代电子通信技术的快速发展,光刻技术以及封装技术的迅速提高,信号速率也逐渐变高。随着集成电路进入纳米级别,器件尺寸变小、集成规模变大、引脚数增加、时钟工作频率变高,电磁波长也和器件的尺寸相比拟,随之产生的信号完整性问题变得越来越不可忽略。对于十年前的低速器件,传输线可以看做是一段简单的导线,但是对于如今的高速器件,信号传播表现出了非常明显的波特性,高速信号会沿着传输线来回振荡。所以,伴随着高速电路的快速发展,高速电路下电子器件体积变小导致整个电路的布局布线变密集的问题日益严重,为了能更好的处理高速信号问题,必须要处理信号完整性带来的一系列问题。
  本文深入分析了信号完整性以及电源完整性这一容易在高速电路设计中被忽略的概念、作用以及原理,并结合相关理论提出了高效低成本的信号完整性、电源完整性仿真理论和方法。笔者运用 PCB信号完整性仿真软件Ansoft公司的SIwave提取出封装好的PCB散射参量,之后利用 IDEM软件将散射参量转换为ADS仿真工具可以读取的网表文件,和作为输入输出接口IBIS文件一起通过连接构成仿真模型进行了电源完整性中的阻抗扫描仿真和电源网络IR drop仿真。根据仿真结果制定相关的布局布线设计,并在布局布线之后采取了有效手段减小电源分配网络PDN的阻抗值和信号线压降,确保在不用修改芯片内部设计的情况下增强系统的信号完整性和电源完整性。
  本文基于信号完整性和电源完整性的PCB并行仿真设计流程,高效的制定并完善约束规则,优化布局布线最后保证高速电路设计的可靠性。可以提高实际PCB的质量,缩小设计改动范围和减小设计修改次数,降低设计风险,从而做到在当今高速电路设计中缩短开发周期、减少开发成本。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号