首页> 中文学位 >基于DDS的任意波形发生器设计与实现
【6h】

基于DDS的任意波形发生器设计与实现

代理获取

目录

封面

声明

中文摘要

英文摘要

目录

第一章 绪论

1.1 研究任意波形发生器的背景及意义

1.2国内外动态

1.3任意波形发生器的功能

1.4本课题研究工作主要内容

第二章 Verilog HDL及开发环境介绍

2.1 Verilog HDL介绍

2.2 HDL设计流程介绍

2.3 QuartusII介绍

第三章 任意波形发生器设计

3.1 频率合成技术

3.2 DDS性能参数

3.3 相位累加器设计仿真

3.4 波形数据存储器设计仿真

3.5 指令寄存器设计仿真

3.6 滤波器设计仿真

3.7 DDS验证

第四章 硬件电路设计及实验验证

4.1 FPGA电路

4.2 D/A转换器电路

4.3 实验结论

第五章 结论与展望

致谢

参考文献

展开▼

摘要

频率合成技术已经步入了第三代直接数字合成阶段,任意波形的产生广泛采用直接数字合成器来实现,即将待产生的任意波形根据乃奎斯特采样定理量化后存入波形数据存储器,在相位累加器的相位叠加运算中产生对波形数据存储器寻址的地址信息,并在一定的系统参考时钟的作用下将波形数据读出,用D/A转换器进行数模转换得到模拟信号并通过低通滤波器滤除高频分量后还原出用户需要的模拟合成波形。
  本文分析了直接数字合成技术(DDS)的基本原理和算法,讨论了DDS系统的电路结构,使用现场可编程门阵列(FPGA)作为平台,实现直接数字合成技术,进行了任意波形发生器的硬件电路设计,使用QuartusII开发工具进行了相位累加器,波形存储器,数据寄存器,地址发生器模块的设计与仿真,使用MATLAB工具进行了滤波器模块的设计仿真,波形数据的生成,D/A转换电路的设计等。
  本文根据输出波形分辨率的要求,设计了相位累加器的位宽,并进行逻辑功能仿真和模块的时序验证,D/A转换及运放电路的设计。
  最后进行了硬件平台的验证,FPGA实现了波形数据的读取和输出。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号