声明
第一章绪 论
1.1 研究工作的背景与意义
1.2 射频收发组件发展现状及趋势
1.3 本文的主要工作
1.4 本论文的结构安排
第二章射频收发组件相关理论
2.1.1 接收机基本结构
2.1.2 接收机的主要性能指标
2.2.1 发射机基本结构
2.2.2 发射机的主要性能指标
2.3.1 频率合成器简介
2.3.2 锁相环频率合成器基本原理
2.3.3 锁相环频率合成器主要参数
2.4 本章小结
第三章射频收发组件的分析与设计
3.1 概述
3.2.1 接收通道
3.2.2 发射通道
3.2.3 时钟单元
3.3 模块组成及功能
3.4 总体原理框图及工作原理
3.5 功能单元电路的设计
3.5.1 接收通道设计
3.5.2 发射通道设计
3.5.3 本振及时钟设计
3.5.4 电源及控制设计
3.6.1 时序设计
3.6.2 通信协议
3.6.3 程序流程图
3.6.4 MCU初始化配置
3.7 电磁兼容设计
3.7.1 电源滤波处理
3.7.2 屏蔽处理
3.7.3 接地
3.8 测试性设计
3.9 安全性设计
3.10 本章小结
第四章射频收发组件的实现
4.1 硬件接口
4.2 PCB布局
4.3 结构
4.4 模块实物图
4.5 本章小结
第五章射频收发组件的测试
5.1 测试项目
5.2.1 测试环境
5.2.2 测试设备
5.2.2 测试软件
5.2.4 测试前准备
5.2.5 测试连接框图
5.3 测试流程图
5.4 测试过程及结果
5.4.1 接收通道输出功率测试
5.4.2 接收通道中频抑制测试
5.4.3 接收通道带内波动测试
5.4.4 接收通道带内群时延波动测试
5.4.5 接收通道本振相位噪声测试
5.4.6 发射通道输出谐波和杂散的测试
5.4.7 发射通道带内波动测试
5.4.8 发射通道带内群时延波动测试
5.4.9 发射通道本振相位噪声测试
5.4.10 输出时钟测试
5.5 本章小结
第六章全文总结与展望
6.1 全文总结
6.2 后续工作展望
致 谢
参考文献
电子科技大学;