声明
致谢
摘要
第一章绪论
1.1研究背景与意义
1.1.1集成电路设计制造流程的变迁
1.1.2集成电路面临的硬件安全威胁
1.2国内外研究现状
1.3本文主要工作
1.4本文结构安排
第二章硬件木马及其检测方法
2.1硬件木马简介
2.1.1硬件木马定义
2.1.2硬件木马结构
2.1.3硬件木马特征
2.2硬件木马检测方法
2.2.1基于失效分析的检测技术
2.2.2基于逻辑测试的检测技术
2.2.3基于侧信道信号分析的检测技术
2.2.4硬件木马主动防御技术
2.3本章小结
第三章基于电路模块自相似性的硬件木马检测方法
3.1研究动机
3.2应用场景
3.3检测原理
3.4检测流程
3.5实验与结果分析
3.5.1软件仿真实验方案
3.5.2软件仿真实验结果与分析
3.5.3硬件验证实验方案
3.5.4硬件验证实验结果与分析
3.6本章小结
第四章基于泄漏功耗分析的硬件木马检测方法
4.1研究动机
4.2泄漏功耗模型
4.3检测原理
4.4检测流程
4.4本章小结
第五章结论与展望
5.1研究工作总结
5.2后续工作展望
参考文献
攻读硕士期间的学术活动及成果情况