首页> 中文期刊> 《通信与广播电视》 >基于FPGA的高速ADC同步采集电路的设计与实现

基于FPGA的高速ADC同步采集电路的设计与实现

         

摘要

cqvip:在无线通信领域,实时分析及处理的信号带宽越来越大,要求射频前端ADC的采样率也越来越高,对采样系统的SNR、SFDR以及同步性有着较高的要求。本文描述了一种基于FPGA的两路高速ADC同步电路,该电路保证了两路宽带信号高速采集,提高了宽带通信的分析处理带宽,同时保证了采集电路的同步性及SNR和SFDR性能。本设计在无线通信、信号采集、信号处理领域,有着较强的实用性,可广泛用于宽带无线通信、数字仪表、电子对抗等领域。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号