首页> 中文期刊> 《计算机工程与应用》 >一种用于高速通信的虚拟DDR存储器设计及其FPGA实现

一种用于高速通信的虚拟DDR存储器设计及其FPGA实现

         

摘要

机群系统中,互连网络性能对整个机群系统的性能有着至关重要的影响,传统互联网络适配器基本上基于PCI接口,节点出口带宽理论上限132MB/s[1].论文提出虚拟DDR(Double Data Rate SDRAM)存储器这一概念,定义了虚拟DDR存储器的行为,并将其用于基于DDR内存接口的互联网络适配器中,该互联网络适配器在主板时钟频率100MHz时,节点带宽上限达到1600MB/s,带宽比基于PCI接口提高了12倍.基于FPGA的实现验证了虚拟DDR存储器及建立其上的网络适配器的可行性和正确性.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号