首页> 中文期刊> 《计算机测量与控制》 >基于FPGA的IRIG-B(DC)码解码卡的设计

基于FPGA的IRIG-B(DC)码解码卡的设计

         

摘要

为解决传统解码仪存在的体积大、兼容性差等问题,提出利用FPGA实现解调IRIG-B (DC)码信息的电路板卡的设计,该板卡能够解调出IRIG-B(DC)码的时间信息,根据此时间信息,解码卡可以输出相应的秒脉冲,并且通过RS232串口将解调出的时间信息传送给上位机;试验证明该解码卡具有环境适应性强、体积小、结构简明、应用范围广等特点,可以满足实际应用场所对IRIG-B码解码的要求.

著录项

  • 来源
    《计算机测量与控制》 |2015年第6期|2143-21442155|共3页
  • 作者单位

    中北大学 电子测试技术国家重点实验室;

    太原030051;

    中北大学 仪器科学与动态测试教育部重点实验室;

    太原030051;

    中北大学 电子测试技术国家重点实验室;

    太原030051;

    中北大学 仪器科学与动态测试教育部重点实验室;

    太原030051;

    中北大学 电子测试技术国家重点实验室;

    太原030051;

    中北大学 仪器科学与动态测试教育部重点实验室;

    太原030051;

    中北大学 电子测试技术国家重点实验室;

    太原030051;

    中北大学 仪器科学与动态测试教育部重点实验室;

    太原030051;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 脉冲调制、解调,脉冲调制器;
  • 关键词

    IRIG-B(DC)码; 解码; 串口; RS232;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号