首页> 中文期刊> 《计算机测量与控制》 >基于FPGA的分离时序电路的可靠性设计

基于FPGA的分离时序电路的可靠性设计

         

摘要

从可靠性角度出发,对以FPGA为控制核心的分离时序电路中具有不同功能的硬件电路模块进行详细分析,并对关键控制逻辑进行介绍;该电路能够实时监测反馈信号,输出控制信号,接收、存储相关的关键触发信号并产生相应的分离时序,按时序产生火工品的点火信号;通过连接相关设备,进行实际操作过程模拟,对关键信号的时间参数进行存储并分析原始数据及波形图,证明本电路精度高、运行稳定、可靠性高;目前该电路已投入使用,具有较高可靠性和很强的应用价值.

著录项

  • 来源
    《计算机测量与控制》 |2013年第7期|1889-1891|共3页
  • 作者单位

    中北大学电子测试技术国家重点实验室;

    太原030051;

    中北大学电子测试技术国家重点实验室;

    太原030051;

    中北大学电子测试技术国家重点实验室;

    太原030051;

    中北大学电子测试技术国家重点实验室;

    太原030051;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TN791;
  • 关键词

    分离时序; FPGA; 可靠性;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号