首页> 中文期刊> 《计算机测量与控制》 >基于FPGA的OFDM时间同步系统串并结构设计

基于FPGA的OFDM时间同步系统串并结构设计

         

摘要

时间同步技术是OFDM系统中影响其性能的关键技术之一;针对相关运算中使用较多并行乘法器导致硬件资源大量消耗的问题,提出了一种串并相结合乘法器的结构设计;该方案在很大程度上降低了硬件资源消耗的同时又保证了延时性,并基于硬件平台给出了相应的实现结构,在此基础上对结果进行了分析;仿真结果表明,该算法在多径信道环境下具有较高的时间同步精度,能够较大程度地降低硬件资源消耗,在实际系统中具有很好的利用价值.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号