首页> 中文期刊> 《国外电子测量技术》 >基于FPGA和TDC-GP2的钟差测量系统设计

基于FPGA和TDC-GP2的钟差测量系统设计

         

摘要

在航天试验靶场,频标设备的频率准确度直接决定了测控设备测量数据的质量,而频率准确度的测量依赖标准频率与本地频率的钟差测量,目前在各测控站点一般采用高精度计数器来实现,但由于计数器输出的钟差测量结果只能在本地显示而不能进行远程传输,导致总体人员不能在时钟主站有效对各测控站点的守时情况进行实时监测和辅助判决,易出现调钟错误的问题。提出了一种基于FPGA和TDC-GP2的钟差测试系统设计方案,可对本地的钟差进行测量,测量精度高达100ps,并通过试验任务IP网进行上报,达到对守时结果远程监测和辅助判决的目的。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号