首页> 中文期刊> 《微电子学与计算机》 >空域滤波算法硬件化设计

空域滤波算法硬件化设计

         

摘要

分析了目标识别图像底层预处理的几种常用算法,提出窗口空域滤波计算模型,并采用VerilogHDL语言设计了空域滤波类算法的实时实现硬件结构.该结构具有良好可配置性,用户可以根据自己的需求选择相应的滤波处理方法和计算参数.目前,已经完成了相关模块的结构设计、RTL代码编写、功能验证等数字IC前端设计流程.在SMIC.18μm CMOS工艺下完成了电路综合、形式验证,在120MHz时钟约束下得到运算模块面积约为1.9mm2,相当于114.2k个等效门,功耗为30mW.与公开发表的类似设计相比,我们的设计具有速率快、功耗低、可配置性强的优点.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号