首页> 中文期刊> 《电子产品世界》 >FPGA和高集成度EPLD向门阵列挑战(上)——新结构和芯片上的各种资源使FPGA突破10万门大关,向不足5万门的门阵列提出挑战

FPGA和高集成度EPLD向门阵列挑战(上)——新结构和芯片上的各种资源使FPGA突破10万门大关,向不足5万门的门阵列提出挑战

         

摘要

经过10年多一点的时间,现场可编程门阵列的应用日益广泛,现在终于超过了标准的掩模编程的门阵列.器件结构的最新进展还使现场可编程门阵列(FPGA)的门数接近于10万个,可与中等密度的门阵列匹敌.前几代的FPGA一般只能取代2万个门以下的门阵列.为了使FPGA的集成度和性能提高到新的水平,FPGA厂家积极地改善器件密度和门的利用率,减少逻辑延迟,节约成本.这使FPGA既达到理想的性能,而其价格又能与掩模式门阵列进行有力竞争.但由于可编程器件结构很多,因而很难把FPGA与衍生的复杂可编程逻辑器件(CPLD)区分开来.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号