首页> 中文期刊> 《电子技术与软件工程》 >一种高性能的CMOS电压比较器设计

一种高性能的CMOS电压比较器设计

         

摘要

设计一种高性能的电压比较器,该比较器采用两级放大电路和推挽输出级电路,应用差分放大电路减少共模干扰,应用共源共栅电路减少失调电压,应用推挽输出级电路提高输出驱动能力。在Cadence环境下基于TSMC 0.18μm CMOS工艺下完成电压比较器的设计。仿真得到比较器的增益为92.123dB,带宽为10MHz,上升延时为913ps,下降延时为754ps,失调电压为150μV,功耗为0.289mW,版图面积为29.56μm×25.68μm。它具有高增益、低失调电压、低功耗等特点,可用于高精度测时电路中。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号