首页> 中文期刊> 《重庆大学学报》 >基于CPLD实现可扩展(I)FFT处理器的设计

基于CPLD实现可扩展(I)FFT处理器的设计

         

摘要

提出了基于CPLD(复杂可编程逻辑器件 )实现傅立叶变换点数可灵活扩展的高速FFT处理器的结构设计以及各功能模块的算法实现,包括高组合数FFT算法的流水线实现结构、读 /写RAM地址规律、补码实现短点数FFT阵列处理结构以及补码实现CORDIC(坐标旋转数字计算机 )算法的流水线结构等,输入数据速率为 20MHz时, 1024点FFT运算时间约为 50us。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号