首页> 中文期刊> 《湖南大学学报:自然科学版》 >一种基于前馈网络的素数Sigma-Delta调制器优化设计

一种基于前馈网络的素数Sigma-Delta调制器优化设计

         

摘要

Sigma-Delta调制器是小数分频锁相环(Phase Locked Loop,PLL)中的关键模块,其噪声整形效果直接影响PLL的输出杂散、频率精度等性能.已有调制器均不能同时解决输出序列周期短、输出小数值无法覆盖0到1以及输出存在误差问题.针对这些问题,提出了一种新型的、基于前馈网络的素数调制器结构,使调制器的输出序列周期在任何输入值和初始值下都能达到M^3,比传统调制器增大约M^2/2倍,解决了已有调制器的输出序列周期短的问题,其中M为比2^(n_0)小的最大素数,n_0为调制器中加法器的位数.提出的调制器还保证了输出小数值能够覆盖0~1、输出无误差.仿真结果表明,得益于输出序列周期更长,提出的调制器比已有的调制器更能有效去除输出量化噪声功率谱中的毛刺,噪声整形性能更接近理想调制器.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号