首页> 中文期刊> 《南通职业大学学报》 >一种数字下变频器中抽取滤波器链的设计与实现

一种数字下变频器中抽取滤波器链的设计与实现

         

摘要

数据抽取是数字下变频器的核心技术之一,抽取滤波器链设计的优劣将直接影响整机的工作性能。文章介绍了总抽取因子为256的抽取滤波器链设计,并用Matlab软件对其性能进行了仿真,最后,在专用数字下变频器HSP50216上构建了该抽取滤波器链。%Data decimating is one of the core technology in digital down converter (DDC); the performance of receiver can be influenced by the design quality of decimation filter chain. In this paper, decimation filter chain with total decimation factor 256 is presented at first, and then Matlab software is used to simulate the performance of it. Finally, the Scheme is carried out by digital down converter HSP50216.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号