首页> 中文期刊> 《华北电力大学学报》 >纠两位错误RS码解码的FPGA实现

纠两位错误RS码解码的FPGA实现

         

摘要

介绍了一种纠两位错码,码长为2m 1的 RS码编解码方法,给出了算法的基本原理并在 FPGA 上实现了 RS (15,11) 码的编解码。采用此算法避开了求解错误定位多项式,使解码过程得到简化,并提高了译码速度,且易于用大规模可编程器件实现。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号