首页> 中文期刊> 《信号处理》 >基于AD14060的FPGA+多DSP可重构信息处理机设计

基于AD14060的FPGA+多DSP可重构信息处理机设计

         

摘要

研究了一种基于AD14060采用FPGA+多DSP的可重构高速实时信息处理系统,详细分析了多DSP主处理板、多DSP扩展板和系统显示模块的系统结构和工作原理.把FPGA和DSP二者的优点结合起来,兼顾速度和灵活性,有较强的通用性.特点是:易于模块化设计,易于系统扩展,从而提高算法并行化效率.实验结果表明:该系统开发周期短,易于维护,适合实时信号处理,得到了满意的图像处理效果.

著录项

  • 来源
    《信号处理》 |2005年第1期|86-89|共4页
  • 作者单位

    华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室,武汉,430074;

    华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室,武汉,430074;

    华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室,武汉,430074;

    华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室,武汉,430074;

    华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室,武汉,430074;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 通信;
  • 关键词

    多DSP; FPGA; 模块化; 系统扩展; 实时信息处理;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号