首页> 中文期刊> 《科技与创新》 >超低功耗10bit逐次逼近模数转换器

超低功耗10bit逐次逼近模数转换器

         

摘要

本文研究设计了一种基于CMOS 0.18um工艺下的30uw超低功耗10bit逐次逼近模数转换器(SAR ADC)。本结构为在1.2V低电源电压条件下使用全差分结构,使用1V作为参考电平,经前仿SNR有55.8dB。两个完全对称的电容阵列接入带自校准的比较器,比较器再接入存储器中。为了提高逐次逼近模数转换器的精度、匹配度以及减小整个电容面积,电容阵列采用了与以往传统结构不同的分级电容的方式,所有单元电容都使用相同大小样式的电容。芯片采用Chartered 0.18um工艺实现,并对芯片进行了测试。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号