首页> 中文期刊> 《现代电子技术》 >一种低功耗的13位100 MS/s采样保持电路

一种低功耗的13位100 MS/s采样保持电路

         

摘要

采用TSMC 0.18 μm 1P6M CMOS工艺设计了一种高性能低功耗采样保持电路.该电路采用全差分折叠增益自举运算放大器和栅压自举开关实现.在3.3 V电源电压下,该电路静态功耗仅为16.6 mW.在100 MHz采样频率时,输入信号在奈奎斯特频率下该电路能达到91 dB的SFDR,其有效精度可以达到13位.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号