首页> 中文期刊> 《核电子学与探测技术》 >基于 DSP builder 与 FPGA 的数字脉冲处理算法研究

基于 DSP builder 与 FPGA 的数字脉冲处理算法研究

         

摘要

A digital real-time spectrometer based on DSP Builder and FPGA is developed .Spectrometer digit-al constant fraction discrimination ( DCFD) part of the algorithm ultimately is implemented in one FPGA to sim-plify the circuit .In the experiment with 22 Na source digitized positron annihilation coincident spectrometer , The energy resolution is 3.90%, and the timing resolution is 157.6ps, which is better than traditional TDC .%研究了基于DSP builder与FPGA的数字脉冲处理算法,设计了一种基于数字脉冲处理技术的数字实时时间谱仪。谱仪数字恒比定时( dCFD)算法部分最终全部在FPGA中实现,简化了电路。并组建了一套测量22 Na放射源的数字化正电子符合谱仪,对其进行测量得到该系统能量分辨达到3.90%,时间分辨达到157.6 ps,高于传统TDC测得的时间分辨率。

著录项

  • 来源
    《核电子学与探测技术》 |2014年第2期|148-151|共4页
  • 作者单位

    核探测与核电子学国家重点实验室 高能所;

    中科大;

    中国科学技术大学;

    合肥230026;

    物理电子学安徽省重点实验室;

    中国科学技术大学近代物理系;

    合肥230026;

    核探测与核电子学国家重点实验室 高能所;

    中科大;

    中国科学技术大学;

    合肥230026;

    物理电子学安徽省重点实验室;

    中国科学技术大学近代物理系;

    合肥230026;

    核探测与核电子学国家重点实验室 高能所;

    中科大;

    中国科学技术大学;

    合肥230026;

    物理电子学安徽省重点实验室;

    中国科学技术大学近代物理系;

    合肥230026;

    核探测与核电子学国家重点实验室 高能所;

    中科大;

    中国科学技术大学;

    合肥230026;

    物理电子学安徽省重点实验室;

    中国科学技术大学近代物理系;

    合肥230026;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 核电子学仪器;
  • 关键词

    数字恒比定时(dCFD); DSP builder; 现场可编程门阵列; 数字脉冲处理(DPP);

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号