首页> 中文期刊> 《实验室研究与探索》 >基于电压阈值忆阻器SPICE模型的加法器电路设计

基于电压阈值忆阻器SPICE模型的加法器电路设计

         

摘要

针对逻辑电路的应用设计了一种功能完整的电压阈值忆阻器SPICE模型,并对其进行实验测试与验证。利用电压阈值忆阻器SPICE模型搭建了MRL(忆阻比例逻辑门)和多功能忆阻模块,运用在搭建加法器中,设计了一种基于电压阈值忆阻器的加法器电路,并对此加法器进行实验验证与性能分析。实验结果与性能分析表明,基于电压阈值忆阻器的加法器电路不仅能实现正确的逻辑运算,而且能提高器件面积的利用率和逻辑运算效率,比传统的加法器减少了87.6%功耗。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号