首页> 中文期刊> 《科学技术与工程》 >快速傅里叶变换(FFT)的ASIC实现及现场可编辑门阵列(FPGA)验证

快速傅里叶变换(FFT)的ASIC实现及现场可编辑门阵列(FPGA)验证

         

摘要

通过对FFT(fast fourier transformation),即快速傅里叶变换的一般算法的研究对比,确定合理可行的基2方法处理1024点FFT.在ASIC(application specific integrated circuit)专用集成电路上实现FFT硬件模块,并将该模块在FPGA(field programmable gate array)上进行原型验证.采用级联结构设计FFT模块,在尽量减小资源消耗的同时,提高FFT的运算速度.设计采用两组四个深度为256的双口RAM,乒乓结构处理,完成整个运算仅用了1 320个周期.最后用Xilinx公司的Vertex7-XC7VX690T芯片做FPGA原型验证,在时钟频率为50 MHz时,完成1 024点FFT仅用了26.2 μs.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号