wafer-scale hierarchical arrays RIE Ag NPs SERS substrate;
机译:缩小以Au / Cr自组装簇为蚀刻掩模通过反应离子蚀刻制造的硅纳米柱的横向尺寸
机译:具有Au纳米粒子阵列的聚合物纳米玻璃阵列作为柔性且透明的SERS基板
机译:通过正交反应离子刻蚀生成可扩展的准3D介电SERS衬底
机译:SiO_2膜上的自组装Ni纳米点-用于在Si衬底上形成Si纳米柱的新型反应离子刻蚀掩模
机译:金纳米柱阵列上掺入NaYF4的Yb 3 + / Tm3 +和Yb3 + / Er3 +系统的表面等离子体增强上转换发光。
机译:金属辅助化学刻蚀制备的Au盖GaAs纳米柱阵列
机译:300 mm晶圆级,超密阵列的Au封端的纳米柱,间隙小于10 nm,是可靠的SERS衬底
机译:通过反应离子蚀刻制造熔融石英相掩模