...
首页> 外文期刊>Pomiary Automatyka Kontrola >Implementacja w układach FPGA operacji eksponenty dla liczb w standardzie IEEE-754 o podwójnej precyzji
【24h】

Implementacja w układach FPGA operacji eksponenty dla liczb w standardzie IEEE-754 o podwójnej precyzji

机译:在FPGA中以双精度实现IEEE-754标准中的数字参展商

获取原文
获取原文并翻译 | 示例
           

摘要

W artykule przedstawiono implementację operacji obliczania eksponenty o podwójnej precyzji obliczeń w układach FPGA. Zaproponowano metodę tablicowo - aproksymacyjną, dla której wykorzystano 3 niezależne tablice 512x64-bity do obliczenia 27 najstarszych bitów mantysy oraz aproksymacje wielomianową ex ≈ 1 + x dla pozostałych bitów mantysy. Wyniki implementacji pokazują że proponowany moduł zajmuje około 7.5% układu Virtex-4 LX200.%This paper presents FPGA implementation of exponent operation in double precision format. A mixture of Look-Up Table (LUT) and approximation methods was employed. Twenty seven most significant bits of input mantissa are calculated employing 3 independent LUTs, the rest input bits are calculated by approximation: ex ≈ 1 + x. Implementation results in roughly 7.5% occupation of Virtex-4 LX-200.
机译:本文介绍了在FPGA系统中以双精度计算来计算参展商的操作的实现。提出了一种数组近似方法,其中使用3个独立的512x64位表来计算尾数的27个最旧位,并对尾数的其余位进行ex≈1 + x多项式近似。实现结果表明,所提出的模块覆盖了Virtex-4 LX200系统的约7.5%。%本文介绍了双精度格式指数运算的FPGA实现。使用查找表(LUT)和近似方法的混合物。使用3个独立的LUT可以计算出输入尾数的27个最高有效位,其余的输入位可通过以下近似式计算:ex≈1 + x。实现后,大约占用了Virtex-4 LX-200的7.5%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号