...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >Digital-domain calibration of multistep analog-to-digital converters
【24h】

Digital-domain calibration of multistep analog-to-digital converters

机译:多步模数转换器的数字域校准

获取原文
获取原文并翻译 | 示例
           

摘要

A digital-domain self-calibration technique, which can directly measure and cancel code errors in multistep conversions, is developed to improve the linearity of multi-step analog-to-digital converters (ADCs). While conventional self-calibration techniques require separate digital-to-analog converters (DACs) for calibration purpose to subtract nonlinearity errors in the analog domain, the proposed digital calibration technique uses add-on digital logic to subtract nonlinearity errors digitally from uncalibrated digital outputs. In a prototype 12-b fully differential two-step ADC implemented using a 2- mu m n-well CMOS technology, this technique cancels MOS switch feedthrough, op-amp offsets, and interstage gain errors simultaneously, and improves total harmonic distortion from -64 to -77 dB.
机译:为了改善多步模数转换器(ADC)的线性度,开发了一种数字域自校准技术,该技术可以直接测量和消除多步转换中的代码错误。传统的自校准技术需要单独的数模转换器(DAC)进行校准,以消除模拟域中的非线性误差,而提出的数字校准技术则使用附加的数字逻辑从未校准的数字输出中以数字方式减去非线性误差。在使用2微米n阱CMOS技术实现的原型12b全差分两步ADC中,该技术可同时消除MOS开关馈通,运算放大器失调和级间增益误差,并改善了- 64至-77 dB。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号