...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >A 622-Mb/s Mixed-Mode BPSK Demodulator Using a Half-Rate Bang-Bang Phase Detector
【24h】

A 622-Mb/s Mixed-Mode BPSK Demodulator Using a Half-Rate Bang-Bang Phase Detector

机译:使用半速率Bang-Bang相位检测器的622-Mb / s混合模式BPSK解调器

获取原文
获取原文并翻译 | 示例
           

摘要

A new mixed-mode binary phase shift keying (BPSK) demodulator is demonstrated using a half-rate bang-bang phase detector commonly used in clock and data recovery (CDR) applications. This demodulator can be used for new home networking applications using already installed CATV lines. A prototype chip realized by 0.18-mum CMOS process can demodulate 622-Mb/s data at 1.4-GHz carrier frequency. At this data rate, the demodulator core consumes 27.5 mW from a 1.8 V power supply while the core chip area is 210 times 150 mum2. The transmission over 20-m CATV line using the prototype chip is successfully demonstrated.
机译:演示了一种新的混合模式二进制相移键控(BPSK)解调器,该解调器使用通常在时钟和数据恢复(CDR)应用中使用的半速率bang-bang相位检测器。使用已安装的CATV线路,该解调器可用于新的家庭联网应用。通过0.18微米CMOS工艺实现的原型芯片可以在1.4 GHz载波频率下解调622 Mb / s数据。以这种数据速率,解调器内核从1.8 V电源消耗27.5 mW的功率,而内核芯片面积是150 mum2的210倍。成功演示了使用原型芯片的20米有线电视线路的传输。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号