...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >An adaptive PAM-4 5-Gb/s backplane transceiver in 0.25-/spl mu/m CMOS
【24h】

An adaptive PAM-4 5-Gb/s backplane transceiver in 0.25-/spl mu/m CMOS

机译:0.25- / spl mu / m CMOS的自适应PAM-4 5 Gb / s背板收发器

获取原文
获取原文并翻译 | 示例
           

摘要

This paper describes a backplane transceiver, which uses pulse amplitude modulated four-level (PAM-4) signaling and continuously adaptive transmit-based equalization to move 2.5-GBd/s symbols totalling 5 Gb/s across typical FR-4 backplanes for total distances of up to 50 inches through two sets of backplane connectors. The 17-mm/sup 2/ device is implemented in a 0.25-/spl mu/m CMOS process, operates off of 2.5- and 3.3-V supply voltages, and consumes 1 W.
机译:本文介绍了一种背板收发器,该收发器使用脉冲幅度调制四电平(PAM-4)信令和基于连续自适应发射的均衡,以跨典型FR-4背板移动总计5 Gb / s的2.5 GBd / s符号,以获得总距离两组背板连接器的最大长度为50英寸。 17-mm / sup 2 /器件以0.25- / spl mu / m CMOS工艺实现,在2.5V和3.3V电源电压下工作,消耗1 W功率。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号