...
首页> 外文期刊>トランジスタ技術 >マイコン·システムのしくみを基礎から理解する-6502マイコン·ボード製作記:〈第9回〉メモリ,I/Oのリード·タイミングと回路設計
【24h】

マイコン·システムのしくみを基礎から理解する-6502マイコン·ボード製作記:〈第9回〉メモリ,I/Oのリード·タイミングと回路設計

机译:从微电脑系统-6502微电脑板制造的基础知识了解:<9>内存,I / O读取时序和电路设计

获取原文
获取原文并翻译 | 示例
           

摘要

前回(2006年11月号)は,メモリ,I/Oのライト·タイミングを解説しライト回路を設計しました.今回は,メモリ,I/Oのリード·タイミングを解説しリード回路を設計します.リード方向の考え方は,ライト回路に対して,データを取る側がCPUであるという点が異なります.前回解説したライト方向の同期式設計では,CPUからのデータが確定している期間ならば,いつデータを取り込hでもかまいませh.しかし,リード方向では,先に(RD){top}-方を引き上げてしまうと,メモリやI/O側からのデータ出力が止まってしまいます.CPUがデータを取り終わるまでは,メモリやI/O側がデータを出し続けるように設計する必要があります.図9-1に,「PEACH-I」で使用したメモリ(SRAM: HM628128ALP-10,フラッシュROM: Am29F010-120)とI/O (PC16550D)のタイミングを示します.
机译:最后一次(2006年11月)解释的存储器和I / O写定时和设计光电路。此时,存储器和I / O读定时被解释设计读取电路。从光电路,该数据的一侧是CPU引线方向不同的想法。在先前在光方向解释同步设计中,当来自CPU的数据被确定,则该数据可以采取H.然而,在引线方向,当(RD){TOP} -is拉升,从存储器和I输出的数据/ O侧停止。内存和I / O双方需要进行设计,以继续发行数据,直到CPU已完成的数据。图9-1示出了存储器的时序在 “桃-I” 使用,并且I / O(PC16550D)(SRAM:AM29F010-120:HM628128ALP-10,闪存ROM)。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号