首页> 外文OA文献 >基于STI工艺的高压LDMOS器件设计与优化
【2h】

基于STI工艺的高压LDMOS器件设计与优化

机译:基于STI工艺的高压LDMOS器件设计与优化

摘要

在LDMOS功率器件设计中可以引入STI工艺替代LOCOS工艺来进一步抑制表面电荷效应,以提高LDOMS功率器件的耐压强度及降低比导通电阻。本文将介绍STI工艺的优势和LDMOS器件设计原理,并在TSMC 0.6μm BCD工艺为基础上增加STI工艺流程来设计一款适用于汽车电子应用的40V LDMOS器件。通过ATHENA(工艺模拟)和ATLAS(器件仿真)仿真实验与器件参数提取,表明采用STI工艺的LDMOS器件比采用LOCOS工艺的LDMOS器件在耐压漂移区长度比方面提高了23.40%,且比导通电阻降低了66.12%。
机译:在LDMOS功率器件设计中可以引入STI工艺替代LOCOS工艺来进一步抑制表面电荷效应,以提高LDOMS功率器件的耐压强度及降低比导通电阻。本文将介绍STI工艺的优势和LDMOS器件设计原理,并在TSMC 0.6μm BCD工艺为基础上增加STI工艺流程来设计一款适用于汽车电子应用的40V LDMOS器件。通过ATHENA(工艺模拟)和ATLAS(器件仿真)仿真实验与器件参数提取,表明采用STI工艺的LDMOS器件比采用LOCOS工艺的LDMOS器件在耐压漂移区长度比方面提高了23.40%,且比导通电阻降低了66.12%。

著录项

  • 作者

    周杰; 陈利; 郭东辉;

  • 作者单位
  • 年度 2010
  • 总页数
  • 原文格式 PDF
  • 正文语种 zh
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号