首页> 外国专利> Bypassing pixel clock generation and CRTC circuits in a graphics controller chip

Bypassing pixel clock generation and CRTC circuits in a graphics controller chip

机译:在图形控制器芯片中绕过像素时钟生成和CRTC电路

摘要

In a video processor unit, a method of providing a video data stream at a clock rate that is independent of a pixel clock rate. Receiving native video data from a video source at a native clock rate, storing the video data in a memory unit, reading selected portions of the video data at a memory clock rate, rasterizing the selected video data, packetizing the rasterized video data, sending the packetized video data to a display unit by way of a link at a link rate, wherein the link rate is directly related to the memory clock rate.
机译:在视频处理器单元中,一种以独立于像素时钟速率的时钟速率提供视频数据流的方法。以本地时钟速率从视频源接收本地视频数据,将视频数据存储在存储单元中,以内存时钟速率读取视频数据的选定部分,光栅化选定的视频数据,打包光栅化的视频数据,然后发送通过链接以链接速率将打包的视频数据打包到显示单元,其中链接速率与存储器时钟速率直接相关。

著录项

  • 公开/公告号US7800623B2

    专利类型

  • 公开/公告日2010-09-21

    原文格式PDF

  • 申请/专利权人 OSAMU KOBAYASHI;

    申请/专利号US20040909027

  • 发明设计人 OSAMU KOBAYASHI;

    申请日2004-07-29

  • 分类号G09G5/36;G09G5/39;

  • 国家 US

  • 入库时间 2022-08-21 18:50:36

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号