首页> 中文会议>全国第一届嵌入式技术联合学术会议 >自定制精度浮点FFT处理器的FPGA实现

自定制精度浮点FFT处理器的FPGA实现

摘要

介绍了自定制精度浮点数据格式,并对由基于该数据格式的浮点加/减法器和浮点乘法器构成的蝶形运算单元、地址发生器、FIX转换单元、FLOAT转换单元进行了设计并最终设计实现了自定制精度浮点FFT处理器。实验结果表明,该FFT处理器与采用传统的单精度浮点算法的FFT处理器相比逻辑单元有了大规模的减少,灵活性更强、运算速度更高适用于精度要求较高实时性较强的场合,具有较强的通用性。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号