首页> 外文会议>Optical Microlithography XI >Chip-scale 3D topography synthesis
【24h】

Chip-scale 3D topography synthesis

机译:芯片级3D地形综合

获取原文
获取原文并翻译 | 示例

摘要

Abstract: We propose a novel approach to perform the chip scale mask to topography mapping by building a library of repetitive mask patterns. We call them vicinity patterns. They describe a collection of mask features in close proximity. This pattern library is used to synthesize 3-D topography of an arbitrary part of the chip topography. We define some process-related parameters, which we call critical interaction lengths, as a basis for mask decomposition into the vicinity patterns. !5
机译:摘要:我们提出了一种新颖的方法,即通过构建重复的掩模图案库来执​​行芯片级掩模到地形的映射。我们称它们为附近模式。他们描述了非常接近的蒙版特征集合。该图案库用于合成芯片形貌任意部分的3D形貌。我们定义了一些与过程相关的参数,我们将其称为临界相互作用长度,以作为掩膜分解为附近图案的基础。 !5

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号