首页> 中文学位 >YHFT-XDSP片上二级存储控制器中DMA逻辑的设计与验证
【6h】

YHFT-XDSP片上二级存储控制器中DMA逻辑的设计与验证

代理获取

目录

封面

声明

目录

中文摘要

英文摘要

第一章 概述

1.1 DSP概述

1.2 DSP片上存储技术

1.3 课题研究

1.4 论文组织

第二章 片上二级存储控制器中DMA逻辑的设计方案

2.1 YHFT-XDSP体系结构概述

2.2 DMA请求的仲裁

2.3 DMA访问的一致性维护

2.4 DMA访问的存储保护

2.5 DMA访问的错误校验

2.6 流水线解决方案

2.7 本章小结

第三章 片上二级存储控制器中DMA逻辑的流水化设计

3.1 请求接收和仲裁

3.2 一致性维护

3.3 请求检查

3.4 请求处理

3.5 读请求的结果返回

3.6 本章小结

第四章 验证与性能分析

4.1 模拟验证技术

4.2 验证策略

4.3 功能验证

4.4性能评测

4.5 本章小结

第五章 结束语

致谢

参考文献

作者在学期间取得的学术成果

展开▼

摘要

当前信息时代DSP的应用无处不在,DSP的技术也越来越成熟。片上存储器作为DSP的一个重要组成部分,它的性能优化对DSP性能提升有重要影响。目前DSP的片上存储技术的发展具有以下趋势:1. Cache+RAM结构;2.两级存储结构;3.容量不断扩大;4.存储附属功能增多。存储的多样化和附属功能的增多带来了存储控制的复杂性。本文针对YHFT-XDSP芯片中通过DMA方式访问片上二级存储器(L2 SRAM)展开研究,本文的主要工作和贡献包括以下几点。
  1.分析了YHFT-XDSP芯片中片上二级存储器和片内DMA传输的特点,采用流水化方式设计并实现了存储器的DMA访问控制逻辑,有效提高了片上存储器响应DMA请求的处理效率和执行频率。
  2.与 DMA访问流水线技术相结合,设计并实现了影子标签技术,降低了DMA访问L2 SRAM时,自动维护L2 SRAM与一级数据Cache之间数据一致性的时间开销,进一步提高了DMA访问效率。
  3.增加了DMA访问L2 SRAM的权限设置和检查,以及数据校验机制,提高了芯片在复杂应用中的数据访问可控性和系统安全性,拓展了芯片的环境适用性。
  4.采用Verilog硬件语言实现了上述支持存储保护、自动维护数据一致性并能够对数据进行纠1检2的DMA访问L2 SRAM流水处理逻辑。搭建环境对各种功能在模块级、系统级进行了较为全面的验证,对流水和非流水数据访问效率进行了对比,结果表明流水处理对于各种类型的请求都可以带来显著的效率提升。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号