首页> 中文学位 >一款应用于异步SRAM的高速8KX16SRAM电路设计和实现
【6h】

一款应用于异步SRAM的高速8KX16SRAM电路设计和实现

代理获取

目录

封面

声明

中文摘要

英文摘要

插图索引

表格索引

符号对照表

缩略语对照表

目录

第一章 绪论

1.1 选题背景和研究现状

1.2 课题来源、内容和论文结构

第二章 SRAM的基本结构和功能

2.1 SRAM存储单元的介绍

2.2 8KX16 SRAM的整体架构和功能

2.3本章小结

第三章 SRAM译码电路设计

3.1 常用译码器结构

3.2 高速译码器结构设计

3.3 本章小结

第四章 灵敏放大器的设计

4.1 灵敏放大器的基本原理

4.2 常见的灵敏放大器结构

4.3 高速灵敏放大器的设计

4.4 本章小结

第5章 8KX16 SRAM仿真验证和版图实现

5.1 8KX16 SRAM的整体仿真

5.2 8KX16 SRAM版图设计和验证

5.3 本章小结

第六章 总结与展望

6.1 全文总结

6.2 工作展望

参考文献

致谢

展开▼

摘要

随着信息技术的飞速发展,嵌入式 SoC技术广泛应用在便携式电子设备中,成为集成电路发展的重要支柱。静态随机存储器(SRAM)是 SoC和处理器中的重要组成部分,其速度,功耗和面积等性能制约着 SoC和处理器的发展。随着工艺制程和电路结构的改善,SRAM的性能取得了极大的提升,但是大容量高性能SRAM的设计仍是当今研究的重点。
  针对72M异步SRAM的设计需求,本文基于65nm工艺设计了一款8KX16 SRAM。前仿真在最坏PVT条件下的读出速度为2.28ns,在tt条件下其工作速度达到1.47ns,满足了设计需求,并用全定制设计方法设计了8KX16 SRAM的版图。
  本文主要围绕外围电路中的译码电路、灵敏放大器电路和全定制版图展开。为了满足高速高稳定性译码器要求,本文首先确定了两级静态译码器结构。用逻辑努力理论确定了译码器延迟链的MOS管尺寸,使译码速度达到最优,经Hspice仿真在tt条件下译码器的延时为0.339ns。本文以电流镜型灵敏放大器为基础设计了一款三级放大的灵敏放大器电路,交叉耦合型灵敏放大器作第一级,电流镜型灵敏放大器作第二级,推挽电路作第三级。在 tt条件下,该灵敏放大器用 Hspice仿真的工作延时为0.207ns,相比于单级放大器工作速度明显提高。本文最后对8KX16 SRAM的版图设计进行了详细的阐述。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号