首页> 中文学位 >CMOS三级运算放大器建立时间的最小化设计
【6h】

CMOS三级运算放大器建立时间的最小化设计

代理获取

目录

声明

第一章 绪论

1.1 研究背景

1.2 国内外研究现状

1.3 论文主要内容

第二章 CMOS运算放大器的设计

2.1 运算放大器简介

2.1.1 运算放大器分类

2.1.2 运算放大器的性能参数

2.2 两级运算放大器的设计

2.3 运放的建立时间

2.3.1 一阶系统

2.3.2 二阶系统

第三章 CMOS三级运算放大器

3.1 三级运算放大器的基本结构

3.2 频率补偿结构

3.2.1 嵌套式密勒补偿

3.2.2 采用调零电阻的嵌套式密勒补偿

3.2.3 采用调零电阻的反向嵌套式密勒补偿

3.3 三级运算放大器的设计

第四章 三级运放建立时间的最小化设计

4.1 基于三阶传递函数模型的三级运放建立时间最小化设计

4.2 三级运放建立时间最小化的精确设计

4.3 设计实例

4.3.1 NMC三级运放的设计

4.3.2 NMCR-带调零电阻的三级运放设计

4.4 三级运放指定建立时间的设计

4.5 本章小结

第五章 考虑工艺波动的设计

5.1 工艺参数波动对电路性能的影响

5.2 响应曲面法RSM

5.3 建立时间的最坏情况设计

5.3.1 三级运放建立时间的最坏情况分析

5.3.2 考虑最坏情况的建立时间最小化设计

5.4 本章小结

第六章 总结

致谢

参考文献

附录

展开▼

著录项

  • 作者

    蒋新淼;

  • 作者单位

    杭州电子科技大学;

  • 授予单位 杭州电子科技大学;
  • 学科 电子科学与技术
  • 授予学位 硕士
  • 导师姓名 郭裕顺;
  • 年度 2020
  • 页码
  • 总页数
  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TP3TP2;
  • 关键词

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号