首页> 中文学位 >SoC平台的片上总线设计及IP核集成技术研究
【6h】

SoC平台的片上总线设计及IP核集成技术研究

代理获取

目录

文摘

英文文摘

论文说明:插图清单、表格清单

独创性声明及学位论文版权使用授权书

致谢

第一章绪论

1.1集成电路的发展与特点

1.2集成电路设计方法和工具的变革

1.3集成电路验证技术概述

1.4课题来源

1.5论文背景与意义

1.6论文结构安排

第二章基于平台的SoC设计方法

2.1 SoC与IP

2.1.1 SoC简介

2.1.2 SoC中的IP技术

2.2 SoC的设计方法

2.2.1时序驱动的设计方法

2.2.2基于模块的设计方法

2.2.3基于平台的设计方法

2.3 SoC平台简介

2.4 SoC平台中的互连机制

2.4.1片上总线简介

2.4.2几种成熟的片上总线分析

2.4.3片上总线的特征与选择

2.5基于平台的设计流程

2.5.1平台的构建

2.5.2基于平台的产品开发

2.6 SoC平台设计方法的优缺点

2.7本章小结

第三章SoC平台的片上总线设计

3.1平台的总体规划

3.2系统总线

3.2.1系统总线信号说明

3.2.2系统总线基本读写周期

3.3外设总线

3.3.1外设总线信号说明

3.3.2外设总线基本读写周期

3.4总线桥IP软核的设计

3.4.1 IP软核的设计方法

3.4.2总线桥的顶层设计

3.4.3总线桥的第二层设计

3.4.4总线桥的第三层设计

3.5本章小结

第四章SoC平台片上总线的功能验证

4.1功能验证技术概述

4.1.1功能验证的概念及分类

4.1.2基于仿真的功能验证技术

4.1.3基于事务的仿真方法

4.1.4功能验证的基本流程

4.2集成化验证环境的设计

4.2.1验证平台的结构图

4.2.2验证平台数据的组织与管理

4.2.3脚本语言及其设计

4.2.4验证IP的设计

4.3片上总线桥的功能验证

4.3.1制定验证计划

4.3.2设计测试激励

4.3.3执行验证过程及结果检查

4.3.4验证结果的评估

4.4本章小结

第五章外设IP的集成及接口验证

5.1IP核集成存在的问题

5.2 IP核的集成方法

5.3 IIC模块的集成

5.3.1 IIC模块简介

5.3.2接口封装电路的设计

5.3.3桥电路参数的修改

5.4 IIC接口封装电路的验证

5.5本章小结

第六章总结与展望

6.1论文工作总结

6.2展望

参考文献

攻读硕士学位期间发表的论文

展开▼

摘要

本文分析了基于平台的设计方法学,并对SoC平台中的片上总线设计及IP核的集成技术进行了研究.另外,考虑到目前SoC的验证是个非常大的挑战,依据该片上总线构建了一个集成化的验证环境来提高验证效率.主要工作如下: 1.研究了基于平台的设计方法学,包括SoC平台的概念、基于平台的设计流程、平台中使用的互连机制、并总结了该设计方法的优缺点. 2.基于层次化片上总线构建了一个SoC平台,并重点讨论了其中总线桥模块的设计过程.该模块采用了参数化的设计思想,易于在外设总线上进行IP核的集成,可以显著提高集成效率. 3.分析了功能验证的方法和基本流程,并从验证平台的架构、验证数据的组织和管理、验证IP的设计和系统脚本的设计四个方面阐述了集成化验证环境的构建过程,并利用该验证环境完成了片上总线桥的验证.该验证环境同样适用于使用该片上总线的SoC验证. 4.总结了IP核集成存在的问题及IP核集成的一般方法,使用该方法完成了IIC模块在外设总线IPBUS上的集成工作,并对接口的正确性进行了验证. 通过对上述内容的研究和实践,一方面积累了片上总线设计及IP核集成的经验,另一方面也为基于平台的设计方法学的应用奠定了一定的基础.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号