首页> 中文期刊> 《集成电路应用》 >高速双模控制分频电路

高速双模控制分频电路

         

摘要

这是一种双模控制的高速分数预分频电路,它的主要特点是在不降低分辨率的基础上,通过预分频电路处理压控振荡器的高频信号,并利用优化后的半速率双模分频器结构,有效提高锁相环的参考频率,优化PLL的带宽,使其能有效控制环振VCO高频噪声,从而实现较好的相噪表现.利用该高速分数分频电路,在HLMC 55 nm低功耗工艺平台上实现了一款主频3 GHz,Tj<100 ps,Rj约2.5 ps的PLL,该PLL内置LPF电容,面积约1000μm×300μm,IO电压3.3 V的条件下,功耗 ≤20 mW@3 GHz.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号