首页> 中文期刊> 《微电子学与计算机》 >基于40 nm CMOS工艺可快速锁定的宽带锁相环电路设计

基于40 nm CMOS工艺可快速锁定的宽带锁相环电路设计

         

摘要

通过改进鉴频鉴相器(PFD)的电路结构,增加一个控制模块自适应调整电荷泵的充放电电流大小,设计了一种可快速锁定的宽频带电荷泵锁相环电路.当鉴频鉴相器输出的相位误差值大于控制模块中的延迟时间r时,打开控制开关增加电荷泵的电流,从而增加环路带宽,减少环路滤波器的电阻值,实现快速锁定,环路稳定性不变.当环路接近锁定时,调整带宽到预设的优化值,保证了系统性能的最优化.基于SMIC40nmCMOS工艺,完成电路设计与仿真.结果表明:在电源电压为2.5V时,该锁相环可实现输出频率范围为698~960MHz,17002200MHz,2300-2700MHz,覆盖GSM,TD-SCDMA,wCDMA,TDLTE四个通讯标准的工作频段,锁定时间小于12μs.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号