首页> 中文期刊> 《微电子学与计算机》 >应用于ETCS超低功耗唤醒接收机的设计

应用于ETCS超低功耗唤醒接收机的设计

         

摘要

基于DSRC标准,介绍了唤醒接收机在ETCS中的应用,通过采用提出的设计方案,设计一款低功耗,高灵敏度唤醒接收机.基于0.13μm CMOS工艺,实现了偏置电路,放大电路,比较器,电流基准源和驱动等电路模块.采用优化的电路结构,使得运放有较低功耗和高增益.为了减小噪声和比较器自身失调对比较器输出的影响,采用带迟滞功能的比较器.仿真结果表明,唤醒接收机可工作在2~3.3V电源电压,-40~80度下,典型情况下基带的检测灵敏度为-68.3dBm,直流电流为6.97μA.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号