首页> 中文期刊> 《微电子学与计算机》 >基于双三次插值算法的图像缩放引擎的设计

基于双三次插值算法的图像缩放引擎的设计

         

摘要

文章提出了一种基于双三次插值算法的缩放引擎有效的设计方法,并通过FPGA验证表明该设计方法切实可行。首先介绍了双三次插值算法的基本原理,接着提出了缩放引擎的系统结构,并系统地论述了放大单元的实现及高效的滤波器设计。最终,在Virtex2系列FPGA上实现了该图像缩放引擎。结果表明该设计能有效应用于图像的缩放处理,且图像缩放效果明显提高。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号